版权说明 操作指南
首页 > 成果 > 详情

一种低功耗2D DFT芯片的前端设计与验证

认领
导出
下载 Link by 中国知网学术期刊 Link by 万方学术期刊
反馈
分享
QQ微信 微博
成果类型:
期刊论文
作者:
谢新辉;唐立军;邓敏
作者机构:
[谢新辉; 唐立军; 邓敏] 长沙理工大学物理与电子科学学院
语种:
中文
关键词:
快速傅里叶变换;流水线结构;数字图像处理芯片
关键词(英文):
pipelined structure;digital image processing chip
期刊:
微电子学与计算机
ISSN:
1000-7180
年:
2012
卷:
29
期:
12
页码:
166-170
基金类别:
国家电网公司科技项目(Kz11K15003) 湖南省自然科学基金(07JJ3112) 国家科技部科技支撑计划课题(2012BAH1704) 长沙市科技局科技项目(K0803081-11) 湖南省教育厅科研基金项目(07C086)
机构署名:
本校为第一机构
院系归属:
物理与电子科学学院
摘要:
本文基于Nangate 45nm CMOS开放工艺库,设计了一种适用于数字图像处理的二维离散傅里叶变换(2-Dimensional Discrete Fourier Transform,2DDFT)芯片,并对其进行了前端验证.该芯片采用时域抽取法基-2快速傅里叶算法(Radix-2 Fast Fourier Transform)以及优化的流水线结构,使得设计难度大大降低,处理速度得到较大提升.功能验证和逻辑综合后的结果显示,该芯片能够在250MHz时钟频率下工作,只需延迟1211个时钟周期即开始输出一个由16位单精度定点数构成的32×32位复数矩阵的DFT值,且在0.9V电压下功率为143mW,表明芯片在速度、精度以及功耗上均满足低功耗数字图像处理系统的要求.
摘要(英文):
This paper verifies the front-end design of a 2-Dimensional Discrete Fourier Transform chip which is suitable for digital image processing using Nangate 45nm CMOS open cell library. Both the radix-2 decimation in time FFT algorithm and optimized pipeline structure were chose in the 2D DFT algorithm to lighten the design complexity. The functional simulation and hardware synthesis results show that the chip can work under 250MHz clock and output the DFT results of 32 ~ 32 complex matrix after 1211 clock cycles; the input and output datatype is 16-bit single precision fixed-point number. The pow...

反馈

验证码:
看不清楚,换一个
确定
取消

成果认领

标题:
用户 作者 通讯作者
请选择
请选择
确定
取消

提示

该栏目需要登录且有访问权限才可以访问

如果您有访问权限,请直接 登录访问

如果您没有访问权限,请联系管理员申请开通

管理员联系邮箱:yun@hnwdkj.com